Thứ Ba, 27 tháng 8, 2013

Bộ Định Thời Tốc Độ Cao Trong PLC FBs

Thiết bị định thời trong một PLC thông thường chỉ đạt 1ms, vì thế độ sai lệch trong thời gian quét sẽ ảnh hưởng. Nhưng trong thực tế, có những yêu cầu đòi hỏi việc xử lý thời gian thật chính xác (chẳng hạn: tính tần số của HSC)
PLC FBs có 1 bộ định thời tốc độ cao (HSTA ) với thời gian cơ bản 16bit/0.1ms, 4 bộ định thời tốc độ cao (HST0 đến HST3) với thời gian cơ bản 32bit/0.1ms làm việc tương ứng với 4 bộ đếm tốc độ (HSC0 đến HSC3). Tuy nhiên, PLC FBs có thể có trên 5 bộ định thời tốc độ cao. Cúng như HSC và INT, tất cả HST đều có lệnh cho phép và không cho phép EN(FUN145) và DIS(FUN146)
Đối với các PLC thông thường thường chỉ có bộ định thời có thời gian độ phân giải nhỏ nhất là 10ms.Mặc dù một vài PLC có thể có độ phân giải là 1ms. Khi độ sai lệch trong chu kỳ quét của PLC được xét đến (chẳng hạn thời gian quét là 10ms khi thời gian cơ bản là 1ms, thì tổng độ sai lệch vẫn là 10ms), vì thế định cấu hình 1ms trở nên vô nghĩa. Vì thế, PLC sẽ không thể thực hiện được những ứng dụng mà đòi hỏi yêu cầu xử lý thời gian một cách chính xác. PLC FBs có bộ định thời 0.1ms, nó sẽ không bị ảnh hưởng độ sai lệch của chu kỳ quét, vì nó sẽ gửi ra một lệnh ngắt cung cấp độ chính xác gấp 100 lần so với bộ định thời của PLC thông thường và có thể được sử dụng cho các yêu cầu đòi hỏi việc xử lý thời gian chính xác

Liên hệ:
Mr Linh
Mobile: 01266666933
Website: www.nambacvn.com

Không có nhận xét nào:

Đăng nhận xét